降低不匹配敏感度之電容交換型循環式類比數位轉換技術 作品名稱 Capacitor-Swapping Cyclic A/D Conversion Techniques with Reduced Mismatch Sensitivity 隊伍名稱 三位一體 Trinity 隊 長 郭俊賢 成功大學 電機工程學系研究所 指導老師 郭泰豪 成功大學 電機工程學系研究所 ## 作品摘要 本作品對循環式類比數位轉換器提出隨機回授電容 互換 (RFCI) 技術以及平均隨機回授電容互換 (ARFCI) 技術兩項電容交換型技術,其可藉由簡易的操作 減小由電容不匹配造成的諧波失真。這兩項技術 於電路實現上只需簡單的控制電路在不同的操作循 環時重新配置電容連接,不需要額外大量數位電 路。RFCI技術可改善傳統循環式類比數位轉換器的 無雜訊動態範圍 (SFDR) 而不會犧牲信號對雜訊失 真比 (SNDR)。ARFCI技術可進一步得到相對於RFCI 技術更好的SNDR特性,但其SFDR的改善則較小且 轉換速度略低。這兩項提出的技術可減輕轉換器在 高規格的SFDR時所需之電容匹配需求,因此設計 上電容值可縮減至符合SNDR的要求,而可減少運 算放大器所需的推動能力,也因而使轉換器整體 功耗及面積減少。先前已被提出之交替回授電容切 換 (CFCS) 技術雖然對SFDR較無功效,但可改善信 號雜訊比 (SNR)。本作品亦提出中一個可重新配置 的循環式類比數位轉換器架構,用一個簡單的時序 控制電路就能夠很容易地重新配置轉換器使其操作 於RFCI、ARFCI、CFCS三個技術的其中之一。本作 品以MATLAB驗證比較所提技術之效果,並且使用 0.35um 2P4M 3.3V CMOS製程設計一個單晶片實作。 此晶片大小尺寸為0.83 mm × 0.76 mm。經由量測 亦驗證了本作品提出的技術與架構確可被實現來改 善循環式類比數位轉換器的效能。 ## **Abstract** This work proposes two capacitor-swapping techniques, random feedback-capacitor interchanging (RFCI) and averaging RFCI (ARFCI) techniques, for cyclic analog-to-digital converters (ADCs) to reduce the harmonic distortion caused by capacitor mismatch. The proposed RFCI and ARFCI techniques can be realized by rearranging the capacitor connections of the ADCs in different operation cycles with simple circuits. The RFCI technique improves upon the spurious-free dynamic range (SFDR) of conventional ADCs without sacrificing the signal-to-noise-and-distortion ratio (SNDR). The ARFCI technique has better SNDR characteristics but less SFDR improvement than RFCI. With RFCI and ARFCI, the capacitor matching requirement is relaxed for high SFDR and the capacitance can then be reduced to meet the SNDR requirement, reducing the driving capability of the opamps, and thus reducing the total power and area of the ADCs. The prior commutated feedbackcapacitor switching (CFCS) technique has less effect on the SFDR of cyclic ADCs but improves the signal-tonoise ratio (SNR). This work proposes a reconfigurable cyclic ADC architecture that can be easily reconfigured to operate with one of the RFCI, ARFCI, and CFCS techniques by a simple timing control circuit. MATLAB simulations and a chip implementation are employed in this work to demonstrate the proposed approaches.